Назначение выводов TMS320F2812.ppt
- Количество слайдов: 25
Корпуса ЦСП семейства С 28 x 1 -й вариант корпуса для TMS 320 F 2812/ TMS 320 С 2812: 176 -выводной LQFP (Low -Profile Quad Flat. Pack). Нумерация выводов – по принципу обхода периметра против часовой стрелки. Возможно исполнение в корпусе PZ LQFP такого же вида, только с выводами, охватывающими торец корпуса (сокет-версия корпуса).
Корпуса ЦСП семейства С 28 x 2 -й вариант корпуса для TMS 320 F 2812/ TMS 320 С 2812 : 179 -выводной Micro. Star BGA (Ball Grid Array) – вид снизу. Нумерация выводов – по координатному принципу «строкастолбец» : • по вертикали снизу вверх латинскими буквами от «A» до «P» ; • по горизонтали слева направо цифрами от « 1» до « 14» . Примеры: «L 12» - вывод PWM 3; «D 4» - вывод ADCINA 4.
Корпуса ЦСП семейства С 28 x ИМС TMS 320 F 2810, TMS 320 F 2811, TMS 320 С 2810, TMS 320 С 2811 выпускаются в 128 выводном PBK LQFP- корпусе.
Корпуса ЦСП семейства С 28 x ИМС TMS 320 F 2801, TMS 320 С 2801, TMS 320 F 2802, TMS 320 С 2802, TMS 320 F 2806, TMS 320 F 2808 выпускаются в 100 -выводном корпусе PZ LQFP или в 100 -выводном корпусе GGM BGA.
Корпуса ЦСП семейства С 28 x (серия Delfino) Корпуса для серий Delfino C 2833 x и C 2834 x: 176 -выводной LQFP, 179 -выводной Micro. Star BGA, 176 -выводной BGA (аналогичен вышерассмотренному 179 выводному Micro. Star BGA). Кроме того, Delfino C 2834 x выпускается в 256 выводном корпусе BGA. Этот корпус аналогичен вышерассмотренному 179 выводному Micro. Star BGA, только координатное поле имеет формат 16 x 16. . . .
Корпуса ЦСП семейства С 28 x (серия Piccolo) Серия Piccolo C 2802 x: 38 - выводной корпус TSSOP, шаг выводов 0. 65 mm Серия Piccolo C 2803 x: 48 - выводной корпус LQFP или 64 -выводной TQFP, шаг выводов 0. 5 mm
Обозначение ЦСП семейства С 28 x и т. п.
Назначение выводов TMS 320 F 2812 Выводы внешнего интерфейса (XINTF) Обозначение Состояния (I/O/Z) PU/PD XA[0] O/Z - XA[1] O/Z - … … … XA[17] O/Z - XA[18] O/Z - XD[0] I/O/Z PU XD[1] I/O/Z PU … … … XD[14] I/O/Z PU XD[15] I/O/Z PU Описание 19 -битная шина адреса внешнего интерфейса (XINTF) 16 -битная шина данных внешнего интерфейса (XINTF)
Назначение выводов TMS 320 F 2812 Выводы внешнего интерфейса (XINTF) Обозначение XMP/MC XHOLD Состояния (I/O/Z) I I PU/PD PD PU Описание Выбор режима микропроцессор/ микроконтроллер. При H-уровне на этом входе разрешен доступ к Зоне 7 внешнего интерфейса XINTF. При L-уровне – разрешен доступ к внутреннему загрузочному ПЗУ (Boot ROM) Запрос DMA. При L-уровне на этом входе все линии шин адреса, данных и управления XINTF переводятся в z-состояние XHOLDA O/Z - Подтверждение DMA. Этот выход переводится в L-уровень после перехода в L-уровень сигнала XHOLD. Шины XINTF управляются от ведущего ВУ, пока XHOLDA=0 XZCS 0 AND 1 O/Z - Строб выбора XINTF Зоны 0 и Зоны 1 памяти
Назначение выводов TMS 320 F 2812 Обозначение Состояния (I/O/Z) PU/PD XZCS 2 O/Z - Строб выбора Зоны 2 памяти XINTF XZCS 6 AND 7 O/Z - Строб выбора XINTF XWE O/Z - Строб разрешения записи в ячейки XINTF XRD O/Z - Строб разрешения чтения ячеек XINTF - Строб чтение/запись. Номинально удерживается в H-уровне. Перед началом процедуры записи сбрасывается в 0, затем снова устанавливается в 1. PU Сигнал готовности ячеек XINTF к чтению/записи. Организует синхронный и асинхронный режимы чтения/записи. XR/W XREADY O/Z I Описание Зоны 6 и Зоны 7 памяти
Назначение выводов TMS 320 F 2812 Выводы синхронизации и сброса Обозначение Состояния (I/O/Z) PU/PD Описание X 1/XCLKIN I - Вход внутреннего генератора. Используется для подключения внешнего тактового генератора (резонатора). При этом размах напряжения на этом выводе должен быть ограничен внешним диодом на уровне 1. 8 -1. 9 В X 2 O - Выход внутреннего генератора - Тактовый выход для внешних устройств. Частота на выводе XCLKOUT может быть программно установлена равной 1/2 и 1/4 частоты, формируемой ядром (SYSCLKOUT), или снята. После сброса XCLKOUT=SYSCLKOUT/4 PU Сигнал сброса ЦСП (вход) и сигнал сброса, формируемый Watchdog-таймером (выход). После поступления сигнала XRS программный счетчик устанавливается на адрес 0 x 3 FFFC 0. Когда XRS достигает H-уровня, начинается выполнение программы. Сигнал XRS сбрасывается в L-уровень, когда переполняется Watchdogтаймер, и удерживается в этом состоянии 512 циклов тактового генератора (частоты XCLKIN) XCLKOUT XRS O I/O
Назначение выводов TMS 320 F 2812 Обозначение Состояния (I/O/Z) PU/PD Описание TESTSEL I PD Зарезервирован. Рекомендуется заземлить TEST 1 I/O - Зарезервирован. Рекомендуется оставить неподключенным TEST 2 I/O - Зарезервирован. Рекомендуется оставить неподключенным
Назначение выводов TMS 320 F 2812 Выводы встроенного АЦП Обозначение Состояния (I/O/Z) PU/PD ADCINA 7 ADCINA 6 ADCINA 5 ADCINA 4 ADCINA 3 ADCINA 2 ADCINA 1 ADCINA 0 ADCINB 7 ADCINB 6 ADCINB 5 ADCINB 4 ADCINB 3 ADCINB 2 ADCINB 1 ADCINB 0 I I I I - Описание 8 аналоговых каналов – входов устройства выборки-хранения A. Данные входы должны использоваться только после подачи напряжения +3. 3 В на входы питания АЦП: VDDA 1, VDDA 2, VDDAIO 8 аналоговых каналов – входов устройства выборки-хранения B. Данные входы должны использоваться только после подачи напряжения +3. 3 В на входы питания АЦП: VDDA 1, VDDA 2, VDDAIO
Назначение выводов TMS 320 F 2812 Обозначение ADCREFP Состояния (I/O/Z) PU/PD I/O Описание - Выход опорного напряжения АЦП (2 В). Между этим выводом и аналоговой землей необходимо подключить конденсатор 10 мк. Ф ADCREFM I/O - Выход опорного напряжения АЦП (1 В). Между этим выводом и аналоговой землей необходимо подключить конденсатор 10 мк. Ф ADCRESEXT O - Внешний резистор (24, 9 КОм± 5%) ADCBGREFIN I - Резервный вывод. неподключенным AVSSREFBG I - Аналоговая земля АЦП ADCLO I - Общий с аналоговым входом АЦП (внутри соединен с AVSSREFBG) VSSA 1 I - Аналоговая земля АЦП VSSA 2 I - Аналоговая земля АЦП VDDA 1 I - Питание АЦП (3, 3 В) VDDA 2 I - Питание АЦП (3, 3 В) смещения АЦП Оставляют
Назначение выводов TMS 320 F 2812 Обозначение Состояния (I/O/Z) PU/PD Описание VSS 1 I - Цифровая земля АЦП VDD 1 I - Питание АЦП (1, 8 В либо 1, 9 В) VDDAIO I - Питание цепей аналогового I/O (3, 3 В) VSSAIO I - Земля цепей аналогового I/O
Назначение выводов TMS 320 F 2812 Линии портов ввода-вывода Состояния PU/PD (I/O/Z) Обозначение Периферийный сигнал Описание GPIOA 0 GPIOA 1 GPIOA 2 GPIOA 3 GPIOA 4 GPIOA 5 GPIOA 6 GPIOA 7 GPIOA 8 GPIOA 9 GPIOA 10 PWM 1 (O) PWM 2 (O) PWM 3 (O) PWM 4 (O) PWM 5 (O) PWM 6 (O) T 1 PWM_T 1 CMP (I) T 2 PWM_T 2 CMP (I) CAP 1_QEP 1 (I) CAP 2_QEP 2 (I) CAP 3_QEPI 1 (I) I/O/Z I/O/Z I/O/Z PU PU PU GPIO/выход PWM 1 GPIOA 11 TDIRA (I) I/O/Z PU GPIOA 12 TCLKINA (I) I/O/Z PU GPIO/направление счета таймеров Ev. A: H-up; L-down GPIO/внешнее тактирование таймеров Ev. A GPIOA 13 GPIOA 14 GPIOA 15 C 1 TRIP (I) C 2 TRIP (I) C 3 TRIP (I) I/O/Z PU PU PU GPIO/выход PWM 2 GPIO/выход PWM 3 GPIO/выход PWM 4 GPIO/выход PWM 5 GPIO/выход PWM 6 GPIO/вых. таймера сравнения 1 GPIO/вых. таймера сравнения 2 GPIO/вход модуля захвата 1 GPIO/вход модуля захвата 2 GPIO/вход модуля захвата 3 GPIO/упр. Z-сост. PWM 1, PWM 2 GPIO/упр. Z-сост. PWM 3, PWM 4 GPIO/упр. Z-сост. PWM 5, PWM 6
Назначение выводов TMS 320 F 2812 Состояния PU/PD (I/O/Z) Обозначение Периферийный сигнал Описание GPIOB 0 GPIOB 1 GPIOB 2 GPIOB 3 GPIOB 4 GPIOB 5 GPIOB 6 GPIOB 7 GPIOB 8 GPIOB 9 GPIOB 10 PWM 7 (O) PWM 8 (O) PWM 9 (O) PWM 10 (O) PWM 11 (O) PWM 12 (O) T 3 PWM_T 3 CMP (I) T 4 PWM_T 4 CMP (I) CAP 4_QEP 3 (I) CAP 5_QEP 4 (I) CAP 6_QEPI 2 (I) I/O/Z I/O/Z I/O/Z PU PU PU GPIO/выход PWM 7 GPIOB 11 TDIRB (I) I/O/Z PU GPIOB 12 TCLKINB (I) I/O/Z PU GPIO/направление счета таймеров Ev. B: H-up; L-down GPIO/внешнее тактирование таймеров Ev. B GPIOB 13 GPIOB 14 GPIOB 15 C 4 TRIP (I) C 5 TRIP (I) C 6 TRIP (I) I/O/Z PU PU PU GPIO/выход PWM 8 GPIO/выход PWM 9 GPIO/выход PWM 10 GPIO/выход PWM 11 GPIO/выход PWM 12 GPIO/вых. таймера сравнения 3 GPIO/вых. таймера сравнения 4 GPIO/вход модуля захвата 5 GPIO/вход модуля захвата 6 GPIO/упр. Z-сост. PWM 7, PWM 8 GPIO/упр. Z-сост. PWM 9, PWM 10 GPIO/упр. Z-сост. PWM 11, PWM 12
Назначение выводов TMS 320 F 2812 Обозначение GPIOD 0 GPIOD 1 GPIOD 5 GPIOD 6 Периферийный сигнал T 1 CTRIP_PDPINTA (I) T 2 CTRIP/EVASOC (I) T 3 CTRIP_PDPINTB (I) T 4 CTRIP/EVBSOC (I) Состояния (I/O/Z) I/O/Z PU/PD PU PU Описание GPIO / управление Zсостоянием PWM 1, PWM 2, T 1 PWM (сигналом или по прерыванию) GPIO / управление Zсостоянием T 2 PWM или сигнал «Старт преобразования внешнего АЦП от Ev. A» GPIO / управление Zсостоянием PWM 7, PWM 8, T 3 PWM (сигналом или по прерыванию) GPIO / управление Zсостоянием T 4 PWM или сигнал «Старт преобразования внешнего АЦП от Ev. B»
Назначение выводов TMS 320 F 2812 Обозначение Периферийный сигнал Состояния (I/O/Z) PU/PD Описание GPIOE 0 XINT 1_XBIO (I) I/O/Z - GPIO / вход прерывания XINT 1/ вход XBIO GPIOE 1 XINT 2_ADCSOC (I) I/O/Z - GPIO / вход прерывания XINT 2 или сигнал «Старт преобразования АЦП» GPIOE 2 XNMI_XINT 13 (I) I/O/Z PU GPIO / вход прерывания XNMI / XINT 13
Назначение выводов TMS 320 F 2812 Состояния PU/PD (I/O/Z) Обозначение Периферийный сигнал Описание GPIOF 0 SPISIMOA (O) I/O/Z - GPIO / SPI: slave-вход; masterвыход GPIOF 1 SPISOMIA (I) I/O/Z - GPIO / SPI: slave-выход; masterвход GPIOF 2 SPICLKA (I/O) I/O/Z - GPIOF 3 SPISTEA (I/O) I/O/Z - GPIO / SPI: slave-разрешение передачи GPIOF 4 SCITXDA (O) I/O/Z PU GPIO / SCI-A: передаваемые данные (Tx. D) GPIOF 5 SCIRXDA (I) I/O/Z PU GPIO / SCI-A: принимаемые данные (Rx. D) GPIOF 6 CANTXA (O) I/O/Z PU GPIO / e. CAN: передаваемые данные GPIOF 7 CANRXA (I) I/O/Z PU GPIO / e. CAN: принимаемые данные GPIO / SPI: тактовый
Назначение выводов TMS 320 F 2812 Обозначение Периферийный сигнал Состояния (I/O/Z) PU/PD Описание GPIOF 8 MCLKXA (I/O) I/O/Z PU GPIOF 9 MCLKRA (I/O) I/O/Z PU GPIOF 10 MFSXA (I/O) I/O/Z PU GPIOF 11 MFSRA (I/O) I/O/Z PU GPIOF 12 MDXA (O) I/O/Z - GPIOF 13 MDRA (I) I/O/Z PU GPIOF 14 XF_XPLLDIS (O) I/O/Z PU GPIO/ Mc. BSP: синхронизация передачи GPIO/ Mc. BSP: синхронизация приема GPIO/ Mc. BSP: синхронизация передачи фрейма GPIO/ Mc. BSP: синхронизация приема фрейма GPIO/ Mc. BSP: передаваемые данные GPIO/ Mc. BSP: принимаемые данные Этот вывод имеет 3 функции: 1. XF – выход общего назначения. 2. XPLLDIS. Если этот вход в момент системного сброса (сигнал XRS) установлен в « 0» , входная тактовая частота XCLKIN напрямую синхронизирует CPU и периферию (SYSCLKOUT). Иначе коэффициент деления/умножения частоты XCLKIN для формирования частоты SYSCLKOUT задается в регистре PLLCR. 3. Линия GPIO.
Назначение выводов TMS 320 F 2812 Обозначение Периферийный сигнал Состояния (I/O/Z) PU/PD Описание GPIOG 4 SCITXDB (O) I/O/Z - GPIOG 5 SCIRXDB (I) I/O/Z - GPIO / SCI-B: передаваемые данные (Tx. D) GPIO / SCI-B: принимаемые данные (Rx. D)
Назначение выводов TMS 320 F 2812 Выводы встроенного JTAG-интерфейса Обозначение Состояния (I/O/Z) PU/PD TRST I PD TCK I PU Описание Тестовый сброс JTAG (внутри корпуса соединен с землей через токоограничивающий резистор). При H-уровне на данном входе обеспечивается возможность обращаться к процессору при помощи системы сканирования. Если на данном входе – L-уровень, или вывод не подключен, процессор работает в текущем функциональном режиме и тестовые сигналы игнорируются. В условиях повышенного уровня помех рекомендуется вывод TRST подключать на землю через дополнительный внешний резистор номиналом 2, 2 КОм. Для начала работы с JTAG управляющее устройство должно сформировать короткий L-импульс сброса JTAG-синхросигнал резистором на +Uп с внутренним
Назначение выводов TMS 320 F 2812 Обозначение Состояния (I/O/Z) PU/PD Описание Выбор JTAG-режима. Внутри корпуса подключен через резистор к +Uп. Данные записываются во внутренний контроллер по фронту сигнала TCK TMS I PU TDI I PU JTAG-вход тестовых данных. Данные (или инструкции) записываются по фронту сигнала TCK TDO O/Z - JTAG-выход тестовых данных. Данные (или инструкции) считываются по срезу сигнала TCK EMU 0 EMU 1 I/O/Z PU Вывод 0 эмулятора. Во время L-уровня сигнала TRST данный вывод используется для задания режима эмуляции. При TRST=1 – ЦСП выполняет программу с разрешением эмуляции PU Вывод 1 эмулятора. Во время L-уровня сигнала TRST данный вывод используется для задания режима эмуляции. При TRST=1 – ЦСП выполняет программу с разрешением эмуляции
Назначение выводов TMS 320 F 2812 Выводы питания Обозначение VDD (выведен на 9 -10 контактов) Состояния (I/O/Z) PU/PD Описание Выводы питания ядра (Core) 1. 8 В или 1. 9 В VSS (выведен на 12 -16 контактов) Общие выводы ядра (Core) и периферии (I/O) VDDIO (выведен на 4 -6 контактов) Выводы питания периферии (I/O) 3. 3 В VDD 3 VFL (выведен на 1 контакт) Выводы питания флэш-памяти ядра (Flash Core) 3. 3 В